電子學 問題請教 - 考試

Table of Contents

請教兩題電子學

108電子技師第三題
https://i.imgur.com/JMvWNB4.jpg
https://i.imgur.com/PsIPQiT.jpg
我想問為什麼解答上的Vsig=Vgs ?
我自己寫的Vgs電壓是在1/gm 上的分壓
另外解答的RoA是不是少算RL了?

104電子技師第五題 第2小題
https://i.imgur.com/ArzibnZ.jpg
https://i.imgur.com/amsuuEm.jpg
為什麼MD2與MD3為歐姆區?

https://i.imgur.com/8owvOoI.jpg
我自己分析的結果ML2為空乏型NMOS,通道永遠都在,那Vo2的電容一定充到滿5V,
MD2與MD3分析結果為飽和區。

以上兩題,請教一下各位
先謝謝各位了。


--

All Comments

Kumar avatarKumar2022-03-13
我覺得,vgs=vsig是因為負回授電路已經拆開了,你可以
比較一下小訊號電路第一張圖與第二張圖的差別。
Kumar avatarKumar2022-03-14
1.如果解答的A電路你承認是正確的,那麼因為A電路的
輸入是開路,Rs沒有電流,因此vsig=vgs。至於你怎麼
解?你沒秀出來,就無法說明差異。
2.請注意題題圖Rof的位置,不就已經告訴你Rof不含RL

3.並非空乏型晶體永遠導通,vo2就一定得是5V,在邏
輯電路中,你指的空乏NMOS是稱為pull up的元件,其
作用只等同一根(弱)電阻,當底下跟它連接的MOS全都o
ff時,vo2就藉由空乏NMOS 弱弱的pull up到5 V,但是
當它底下的MOS有任一個導通,而且設計的寬長比使其
導通能力還比空乏NMOS還強很多,那麼vo2就會被扯到
地。
Barb Cronin avatarBarb Cronin2022-03-14
關於Roa部分,我覺得應該要加上RL, Roa經過(1+AB)修
正後,再扣除掉並聯的RL,請問這樣觀念有錯嗎?
Steve avatarSteve2022-03-15
喔!抱歉我眼殘,誤認樓主問的是Rof!若是問Roa,則
f大大您說的才是正確的!